嵌入式 FPGA 不是夢,只需簡單一步即可完成

與非網 發佈 2020-01-10T10:41:55+00:00

AchronixSemiconductor 營銷副總裁 Steve Mensor 表示,這款被稱為 Speedcore 的嵌入式 FPGA IP 產品目前已經就緒且正出貨中。

嵌入式FPGA將不再是夢想。根據Achronix,未來,晶片設計者只要簡單地將線對線互連加進其SoC設計即可。

Achronix Semiconductor 營銷副總裁 Steve Mensor 表示,這款被稱為 Speedcore 的嵌入式 FPGA (eFPGA) IP 產品目前已經就緒且正出貨中。儘管並未透露出貨數字以及客戶名稱,該公司表示這款產品現在已經提供給客戶使用了。

Speedcore 象徵著該公司首次進軍 IP 業務。Achronix 自 2013 年以來一直在生產其旗艦級 FPGA 產品——Speedster 22i。因此,對於 Achronix 來說,這是一條漫長的道路,因為該公司在 4 年以前才首次宣布開發 eFPGA IP 的計劃。

儘管如此,Achronix 在此看到了一線曙光,預計今年可望首次盈利,營收上看 1,200 萬美元。根據 Mensor 表示,該公司預計其銷售額將在 2017 年成長超過 4,000 萬美元,進一步使 eFPGA IP 業務成為帶動 Achronix 成長的「重要驅動力」。

設計工具

Speedcore 採用與 Achronix Speedster 22i FPGA 相同的高性能架構。專為運算和網絡加速應用而設計的 Speedcore eFPGA IP 將整合至其他公司的 ASIC,應用於數據中心、無線基礎設施和網絡設備。

Mensor 認為,eFPGA 的最大優勢在於其設計工具。多年來,Achronix 了解到客戶需要更好的設計工具,為其帶來優質的結果、簡單易用性以及第三方整合,而這些特點都是「Achronix CAD 環境」(ACE)所能提供的一部份。

為了成為系統的一部份,eFPGA IP 必須具備易於整合於 SoC 的功能設計。Achronix 提供了可讓客戶直接整合於其 SoC 的 GDS II 版 Speedcore IP,以及可讓客戶用於設計、驗證與編程 Speedcore eFPGA 功能的 ACE 工具客製版。

CPU 投片?

整個電子產業都知道 FPGA 極其熱門。只要看看微軟(Microsoft)的 Project Catapult 就知道了。

微軟解釋,這項計劃是專為「加速微軟在網絡、安全、雲端服務和人工智慧(AI)等方面的超級運算基礎」而打造的,並作為其於「後 CPU」(post-CPU)的各種技術——包括 GPU、FPGA 與 ASIC 的最大睹注。

微軟這項 Project Catapult 的關鍵就在於 Altera Stratix V D5 FPGA。Mensor 強調,整個電子產業普遍存在的看法是,微軟的計劃促成了英特爾(Intel)決定收購 Altera。

藉由 AlphaGo,Googler 的客制 Tensor 處理器單元也激勵了許多工程師,促使他們開始考慮從 ASIC 到 GPU 和 DSP 的一切。Mensor 解釋說,他們正在尋找能夠更有效率處理「加速非結構性搜尋、機器學習與人工智慧」的技術。

Achronix 在其中看到了機會。

FPGA 應用領域以及成長階段

FPGA 從 1990 年代中期作為「膠合晶片」(glue chip)開始流行於市場上,如今正重新定義其價值,成為 CPU 的協同處理器。在這個角色上,FPGA 可加速加密 / 解密、壓縮 / 解壓縮,或甚至是預處理資料封包,以便只讓有關的共享資料可被傳送與進行處理。

當進行非結構化搜尋時,FPGA 的平行環境經證實是十分有效的。例如,相較於專為劃分功能成為較小部份以及依順序作業而設計的 CPU 而言,FPGA 能以平行方式,在單一頻率周期完成整個任務。

當無線基礎設施必須涵蓋多個地理區時,FPGA 是可編程數位前端和地理區客制化的一張備用王牌。

在晶片之間布線

儘管在 SoC 中嵌入 FPGA 總能為設計者帶來不錯的設計想法,但對於 FPGA 供應商而言,要實現這個願望並不容易。

「在不同晶片之間布線是非常困難的,」Mensor 說。成功整合 eFPGA IP 的關鍵在於儘可能降低延遲並提高吞吐量。該公司強調,Achronix 最先提供了具有嵌入式系統級 IP 的高密度 FPGA。

對於「希望將 ASIC 設計的所有效率以及 eFPGA 可編程硬體加速器的靈活性結合於同一晶片」的公司,Achronix 為其提供相同的 eFPGA 技術。

而對於 IP 供貨商而言,整合極具挑戰之處在於客戶對於特定應用所要求的優化晶片尺寸、功耗與資源分配總有不同的想法與方法。他們還自行定義了查找表數目、嵌入式內存模塊女以及 DSP 模塊的數量。

但問題並不一定是客戶的不同建置方式,而是他們經常使用不同的方法進行晶片測試與驗證。Mensor 解釋,客戶並不知道 IP 供貨商的工具如何與其搭配作業。例如,「我們經常聽到客戶問:『如何才能用你們的 IP 關閉計時功能?』」

雖然 Achronix 並未為客戶整合其 IP,其業務取決於所提供的工具是否足以讓客戶快速完成設計

Achronix NT31P1 Achronix 也向外收購了一些第三方 IP,包括接口協議、可編程 IO、SerDes 和 PLL 等。那麼在開發 FPGA 和滿足客戶需求時,Achronix 是否遇到困難?Mensor 說:「我們總會試著把遇到的每個問題都轉化為一次機會。」

對於 Achronix 來說,其關鍵在於整合該公司的 FPGA 架構。最終的結果是一款更精簡的 Speedster 22i,其可編程 IO、SerDes 和接口控制器占用的空間更少,相形之下,競爭對手的高階 FPGA 通常使用了大約 50%的晶片面積。

Achronix NT31P2 FPGA 晶片尺寸比較

提高延遲和傳輸速率

Achronix 認為,能夠與 SoC 實現線對線連接的 Speedcore eFPGA,有助於消除大量的可編程 IO 緩衝器,從而使功耗降低一半。此外,Speedcore 的晶片尺寸也比標準 FPGA 更小,使得 eFPGA 的成本可降低 90%以上。

然而,Mensor 強調,「對於大多數客戶而言,最大的決定因素在於延遲和吞吐量方面的問題。」根據 Achronix,相較於獨立的 FPGA,eFPGA 具有更高的接口性能,可望提高 10 倍的吞吐量和延遲性能。

Speedcore 現可採用台積電 16FF+工藝,並以台積電 7nm 技術進行開發。該公司並承諾,透過 Speedcore 的模塊化架構讓 Achronix 能夠輕鬆地將該技術轉移到不同的工藝技術和堆棧。

關鍵字: